本書(shū)除第1章“緒論”外,剩下的內(nèi)容分為模擬電子技術(shù)和數(shù)字電子技術(shù)兩大篇。模擬電子技術(shù)篇包括:常用半導(dǎo)體器件,放大電路基礎(chǔ),集成運(yùn)算放大器及其應(yīng)用,波形發(fā)生電路,直流穩(wěn)壓電源;數(shù)字電子技術(shù)篇包括:邏輯代數(shù)基礎(chǔ),邏輯門(mén)電路,組合邏輯電路,觸發(fā)器和時(shí)序邏輯電路,存儲(chǔ)器和可編程邏輯器件,數(shù)模和模數(shù)轉(zhuǎn)換電路。
張虹,畢業(yè)于山東大學(xué)電子信息專業(yè),濰坊學(xué)院計(jì)算機(jī)與通信工程學(xué)院信息技術(shù)基礎(chǔ)教研室主任,中青年骨干教師。自任教以來(lái),主講過(guò)《電路分析》、《電子技術(shù)》、《微機(jī)原理與接口技術(shù)》等多門(mén)課程。她連年被評(píng)為優(yōu)秀教師,撰寫(xiě)專業(yè)論文9篇,核心期刊3篇,主編國(guó)家規(guī)劃教材2部,院級(jí)精品課程主持人。2003年7月獲院教學(xué)優(yōu)秀獎(jiǎng)一等獎(jiǎng),2006年6月被評(píng)為濰坊學(xué)院首屆教學(xué)名師。
目 錄
第1章 緒論 1
1.1 電子技術(shù)的發(fā)展與應(yīng)用領(lǐng)域 1
1.1.1 電子技術(shù)的發(fā)展 1
1.1.2 電子技術(shù)的應(yīng)用領(lǐng)域 1
1.2 信號(hào)與電子系統(tǒng) 2
1.2.1 信號(hào) 2
1.2.2 模擬信號(hào)和數(shù)字信號(hào) 3
1.2.3 電子系統(tǒng) 3
1.3 電子電路的計(jì)算機(jī)輔助分析和設(shè)計(jì)軟件 4
1.3.1 PSpice 5
1.3.2 Multisim 5
本章小結(jié) 6
第1篇 模擬電子技術(shù)
第2章 常用半導(dǎo)體器件 7
2.1 半導(dǎo)體基礎(chǔ)知識(shí) 7
2.1.1 本征半導(dǎo)體 7
2.1.2 雜質(zhì)半導(dǎo)體 8
2.1.3 PN結(jié) 9
2.2 半導(dǎo)體二極管 10
2.2.1 二極管的結(jié)構(gòu)和符號(hào) 10
2.2.2 二極管的伏安特性 11
2.2.3 二極管的主要參數(shù) 12
2.2.4 二極管應(yīng)用電路舉例 12
2.2.5 特殊二極管 14
2.3 半導(dǎo)體三極管 16
2.3.1 三極管的結(jié)構(gòu)及外形 16
2.3.2 三極管的電流放大原理 17
2.3.3 三極管的共射特性 19
2.3.4 三極管的主要參數(shù) 20
2.4 場(chǎng)效應(yīng)管 21
2.4.1 結(jié)型場(chǎng)效應(yīng)管 21
2.4.2 絕緣柵場(chǎng)效應(yīng)管 23
2.4.3 各種場(chǎng)效應(yīng)管比較 24
2.4.4 場(chǎng)效應(yīng)管和三極管比較 25
2.5 晶閘管 25
2.5.1 晶閘管的結(jié)構(gòu)和工作原理 26
2.5.2 晶閘管的伏安特性 27
2.5.3 晶閘管的主要參數(shù) 27
2.5.4 晶閘管應(yīng)用電路舉例 28
本章小結(jié) 29
習(xí)題2 29
實(shí)驗(yàn)2.1 半導(dǎo)體元器件性能測(cè)試 32
第3章 放大電路基礎(chǔ) 35
3.1 放大的概念及放大電路的主要性能指標(biāo) 35
3.1.1 放大的概念 35
3.1.2 放大電路的性能指標(biāo) 35
3.2 基本放大電路的組成及工作原理 37
3.2.1 基本放大電路的組成及各元件作用 37
3.2.2 基本放大電路的工作原理 39
3.3 基本放大電路的分析方法 40
3.3.1 直流通路與交流通路 40
3.3.2 靜態(tài)分析 41
3.3.3 動(dòng)態(tài)分析 43
3.4 放大電路靜態(tài)工作點(diǎn)的穩(wěn)定 46
3.4.1 溫度對(duì)靜態(tài)工作點(diǎn)的影響 46
3.4.2 靜態(tài)工作點(diǎn)穩(wěn)定電路 46
3.5 三極管放大電路的三種組態(tài)及其比較 48
3.5.1 共集電極放大電路 48
3.5.2 共基放大電路 49
3.6 場(chǎng)效應(yīng)管放大電路 50
3.6.1 靜態(tài)分析 51
3.6.2 動(dòng)態(tài)分析 52
3.7 多級(jí)放大電路 53
3.7.1 多級(jí)放大電路的耦合方式 54
3.7.2 多級(jí)放大電路的動(dòng)態(tài)分析 55
本章小結(jié) 56
習(xí)題3 56
實(shí)驗(yàn)3.1 單管共射放大電路實(shí)驗(yàn) 59
第4章 集成運(yùn)算放大電路及其應(yīng)用 62
4.1 集成電路概述 62
4.1.1 集成電路及其發(fā)展 62
4.1.2 集成電路的特點(diǎn)及分類 62
4.1.3 集成電路制造工藝簡(jiǎn)介 63
4.2 集成運(yùn)放的基本組成及各部分的作用 64
4.2.1 偏置電路——電流源 64
4.2.2 輸入級(jí)——差分放大電路 65
4.2.3 中間級(jí)——帶有源負(fù)載的共射放大電路 70
4.2.4 輸出級(jí)——功率放大電路 72
4.3 集成運(yùn)放的典型電路及性能指標(biāo) 76
4.3.1 雙極型集成運(yùn)放F007 76
4.3.2 集成運(yùn)放的主要性能指標(biāo) 77
4.4 理想運(yùn)算放大器 77
4.4.1 什么是理想運(yùn)放 77
4.4.2 運(yùn)放的兩種工作狀態(tài)及理想運(yùn)放的特點(diǎn) 78
4.5 放大電路中的反饋 79
4.5.1 反饋的基本概念、分類及判別方法 79
4.5.2 負(fù)反饋放大電路的一般表達(dá)式和分析計(jì)算 82
4.5.3 負(fù)反饋對(duì)放大電路性能的影響 85
4.6 集成運(yùn)放的應(yīng)用 86
4.6.1 模擬信號(hào)運(yùn)算電路 86
4.6.2 濾波電路 94
4.6.3 電壓比較器 97
本章小結(jié) 99
習(xí)題4 100
實(shí)驗(yàn)4.1 負(fù)反饋放大電路實(shí)驗(yàn) 104
實(shí)驗(yàn)4.2 模擬信號(hào)運(yùn)算電路實(shí)驗(yàn) 105
第5章 波形發(fā)生電路 108
5.1 正弦波振蕩電路 108
5.1.1 正弦波振蕩電路的基礎(chǔ)知識(shí) 108
5.1.2 RC正弦波振蕩電路 110
5.1.3 LC正弦波振蕩電路 111
5.1.4 石英晶體正弦波振蕩電路 114
5.2 非正弦波振蕩電路 116
5.2.1 矩形波發(fā)生電路 116
5.2.2 三角波發(fā)生電路 117
5.2.3 鋸齒波發(fā)生電路 118
本章小結(jié) 119
習(xí)題5 119
實(shí)驗(yàn)5.1 正弦波發(fā)生電路實(shí)驗(yàn) 122
第6章 直流穩(wěn)壓電源 123
6.1 直流穩(wěn)壓電源的組成 123
6.2 整流電路 124
6.2.1 單相半波整流電路 124
6.2.2 單相全波整流電路 124
6.2.3 單相橋式全波整流電路 125
6.2.4 整流電路的主要參數(shù) 126
6.3 濾波電路 128
6.3.1 電容濾波電路 128
6.3.2 Π型RC濾波電路 129
6.3.3 電感濾波電路和LC濾波電路 129
6.4 穩(wěn)壓管穩(wěn)壓電路 131
6.4.1 電路組成及穩(wěn)壓原理 131
6.4.2 限流電阻的選擇 131
6.5 串聯(lián)型直流穩(wěn)壓電路 132
6.5.1 電路組成及工作原理 132
6.5.2 輸出電壓的調(diào)節(jié)范圍 133
6.6 集成穩(wěn)壓電路 133
本章小結(jié) 136
習(xí)題6 136
實(shí)驗(yàn)6.1 直流穩(wěn)壓電源 139
第2篇 數(shù)字電子技術(shù)
第7章 邏輯代數(shù)基礎(chǔ) 142
7.1 數(shù)字電路概述 142
7.1.1 數(shù)字電路的特點(diǎn)及分類 142
7.1.2 數(shù)字電路的應(yīng)用 143
7.2 數(shù)制與碼制 143
7.2.1 數(shù)制及其轉(zhuǎn)換 143
7.2.2 碼制 146
7.3 邏輯代數(shù) 149
7.3.1 邏輯變量與邏輯函數(shù) 149
7.3.2 基本邏輯運(yùn)算 150
7.3.3 復(fù)合邏輯運(yùn)算 151
7.3.4 幾個(gè)概念 152
7.4 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換 153
7.4.1 真值表 153
7.4.2 邏輯表達(dá)式 154
7.4.3 邏輯圖 155
7.4.4 波形圖 156
7.4.5 卡諾圖 156
7.5 邏輯函數(shù)的基本公式、定律和規(guī)則 157
7.5.1 基本公式 157
7.5.2 基本定律 157
7.5.3 常用公式 158
7.5.4 有關(guān)異或運(yùn)算的一些公式 158
7.5.5 基本規(guī)則 158
7.6 邏輯函數(shù)的化簡(jiǎn) 159
7.6.1 “最簡(jiǎn)”的概念及最簡(jiǎn)表達(dá)式的幾種形式 159
7.6.2 邏輯函數(shù)的公式化簡(jiǎn)法 160
7.6.3 邏輯函數(shù)的卡諾圖化簡(jiǎn)法 160
7.6.4 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)的化簡(jiǎn) 162
本章小結(jié) 163
習(xí)題7 163
第8章 邏輯門(mén)電路 168
8.1 半導(dǎo)體器件的開(kāi)關(guān)特性 168
8.1.1 半導(dǎo)體二極管的開(kāi)關(guān)特性 168
8.1.2 半導(dǎo)體三極管的開(kāi)關(guān)特性 168
8.1.3 MOS管的開(kāi)關(guān)特性 169
8.2 分立元件門(mén)電路 170
8.2.1 二極管與門(mén) 170
8.2.2 二極管或門(mén) 171
8.2.3 三極管非門(mén)(反相器) 171
8.3 集成門(mén)電路 171
8.3.1 TTL集成門(mén)電路 172
8.3.2 CMOS集成門(mén)電路 178
8.3.3 TTL與CMOS門(mén)電路之間的接口技術(shù) 180
本章小結(jié) 181
習(xí)題8 181
實(shí)驗(yàn)8.1 集成邏輯門(mén)電路功能檢測(cè) 184
實(shí)驗(yàn)8.2 集成邏輯門(mén)電路性能參數(shù)的測(cè)試 186
第9章 組合邏輯電路 190
9.1 組合邏輯電路的特點(diǎn)及分析設(shè)計(jì)方法 190
9.1.1 組合電路的特點(diǎn) 190
9.1.2 組合電路的一般分析方法 190
9.1.3 組合電路的一般設(shè)計(jì)方法 192
9.2 常用組合電路介紹 195
9.2.1 編碼器 195
9.2.2 譯碼器 199
9.2.3 加法器 205
9.2.4 數(shù)值比較器 206
9.2.5 數(shù)據(jù)選擇器 209
9.2.6 數(shù)據(jù)分配器 212
9.3 組合電路中的競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象 213
9.3.1 競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象的概念及產(chǎn)生原因 213
9.3.2 競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象的檢查及消除方法 214
本章小結(jié) 215
習(xí)題9 215
實(shí)驗(yàn)9.1 組合邏輯電路的功能檢測(cè)及設(shè)計(jì)實(shí)驗(yàn) 219
第10章 觸發(fā)器和時(shí)序邏輯電路 223
10.1 觸發(fā)器 223
10.1.1 觸發(fā)器的功能特點(diǎn) 223
10.1.2 觸發(fā)器的分類及邏輯功能描述方法 223
10.1.3 基本RS觸發(fā)器 224
10.1.4 同步觸發(fā)器 226
10.1.5 主從觸發(fā)器 228
10.1.6 邊沿觸發(fā)器 231
10.1.7 不同類型時(shí)鐘觸發(fā)器間的轉(zhuǎn)換 234
10.2 時(shí)序電路概述 235
10.2.1 時(shí)序電路的特點(diǎn) 235
10.2.2 時(shí)序電路邏輯功能的描述方法 236
10.2.3 時(shí)序電路的一般分析方法 236
10.3 計(jì)數(shù)器 237
10.3.1 計(jì)數(shù)器的分類 237
10.3.2 同步計(jì)數(shù)器 238
10.3.3 異步計(jì)數(shù)器 246
10.3.4 集成計(jì)數(shù)器構(gòu)成N進(jìn)制計(jì)數(shù)器的方法 247
10.3.5 計(jì)數(shù)器應(yīng)用電路舉例 250
10.4 寄存器 251
10.4.1 數(shù)碼寄存器 251
10.4.2 移位寄存器 252
10.4.3 寄存器的應(yīng)用 254
10.5 順序脈沖發(fā)生器 256
10.6 序列信號(hào)發(fā)生器 257
10.7 時(shí)序電路的設(shè)計(jì) 258
10.7.1 設(shè)計(jì)方法及步驟 258
10.7.2 設(shè)計(jì)舉例 259
10.8 集成555定時(shí)器的原理及應(yīng)用 261
10.8.1 集成555定時(shí)器 261
10.8.2 由555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器 262
10.8.3 由555定時(shí)器構(gòu)成的多諧振蕩器 263
10.8.4 由555定時(shí)器構(gòu)成的施密特觸發(fā)器 264
10.8.5 555定時(shí)器應(yīng)用電路舉例 265
本章小結(jié) 266
習(xí)題10 266
實(shí)驗(yàn)10.1 觸發(fā)器邏輯功能的檢測(cè) 273
實(shí)驗(yàn)10.2 觸發(fā)器的應(yīng)用實(shí)驗(yàn) 275
實(shí)驗(yàn)10.3 時(shí)序邏輯電路實(shí)驗(yàn) 277
實(shí)驗(yàn)10.4 555定時(shí)器及其應(yīng)用電路的設(shè)計(jì)與檢測(cè) 279
第11章 存儲(chǔ)器和可編程邏輯器件 283
11.1 概述 283
11.1.1 存儲(chǔ)器 283
11.1.2 可編程邏輯器件 284
11.2 存儲(chǔ)器及其容量擴(kuò)展 284
11.2.1 隨機(jī)存取存儲(chǔ)器RAM 284
11.2.2 只讀存儲(chǔ)器ROM 287
11.3 可編程邏輯器件PLD 289
11.3.1 PLD的基本結(jié)構(gòu) 289
11.3.2 PLD的分類 290
11.3.3 PLD的應(yīng)用 291
本章小結(jié) 293
習(xí)題11 294
第12章 數(shù)模和模數(shù)轉(zhuǎn)換電路 296
12.1 D/A轉(zhuǎn)換器 296
12.1.1 權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器 296
12.1.2 倒T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器 297
12.1.3 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo) 299
12.1.4 集成DAC 300
12.2 A/D轉(zhuǎn)換器 302
12.2.1 A/D轉(zhuǎn)換的一般步驟 302
12.2.2 取樣保持電路 303
12.2.3 并聯(lián)比較型A/D轉(zhuǎn)換器 304
12.2.4 逐次漸近型A/D轉(zhuǎn)換器 306
12.2.5 雙積分型A/D轉(zhuǎn)換器 307
12.2.6 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo) 308
12.2.7 集成ADC 309
本章小結(jié) 310
習(xí)題12 311
實(shí)驗(yàn)12.1 D/A、A/D轉(zhuǎn)換器的測(cè)試 313
實(shí)驗(yàn)12.2 D/A轉(zhuǎn)換器應(yīng)用實(shí)驗(yàn) 316
參考文獻(xiàn) 320