定 價:49 元
叢書名:“十二五”普通高等教育本科國家級規(guī)劃教材
- 作者:何建新主編
- 出版時間:2019/4/1
- ISBN:9787040512526
- 出 版 社:高等教育出版社
- 中圖法分類:TP302.2
- 頁碼:374
- 紙張:膠版紙
- 版次:2
- 開本:16K
本書系統(tǒng)介紹了數(shù)字邏輯電路的基本概念和基本原理,介紹了傳統(tǒng)數(shù)字電路的分析、設計方法和現(xiàn)代數(shù)字系統(tǒng)設計方法,介紹了VHDL硬件描述語言及EDA軟件在數(shù)字邏輯電路設計和數(shù)字系統(tǒng)設計方面的應用。書中給出了大量典型的例題和工程應用實例。全書共13章,內(nèi)容主要包括:數(shù)字邏輯基礎、邏輯門電路、硬件描述語言VHDL基礎、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖產(chǎn)生與整形電路、半導體存儲器、模數(shù)轉(zhuǎn)換器和數(shù)模轉(zhuǎn)換器、可編程邏輯器件應用、數(shù)字系統(tǒng)設計基礎等。本書可作為電子類、自動化類、計算機類等有關專業(yè)的本科生教材或教學參考書,也可供有關專業(yè)的工程技術(shù)人員參考。
為了適應現(xiàn)代數(shù)字電子技術(shù)迅速發(fā)展和工程教育改革的需要,我們編寫了教育部CDIO工程教育改革系列教材之一的《數(shù)字邏輯設計基礎》試點教材,該教材第一版于2012年2月由高等教育出版社正式出版。教材自出版以來,被全國多所高校選用為教材或教學參考書,得到了廣大讀者的關注和認可,并于2014年被評為“十二五”普通高等教育本科國家級規(guī)劃教材。教材經(jīng)過多年的教學實踐,收到了很多有益的意見和建議。為方便讀者使用本教材,結(jié)合信息技術(shù)發(fā)展,我們在《數(shù)字邏輯設計基礎》(第一版)基礎上進行了修訂,以便更好地適應當前電子技術(shù)課程教學的需要。
本書第二版的修訂保持了第一版的編寫主旨,突出基本理論與實際應用的結(jié)合,強化知識傳授與能力培養(yǎng)的有機融合,以項目為導向,任務為驅(qū)動,圍繞項目和任務將各個知識點融入教學中,培養(yǎng)學生分析問題、解決問題的能力。教材內(nèi)容、結(jié)構(gòu)和編寫風格與第一版保持一致,在此基礎上,對第一版中的文字、圖表錯誤進行了修正,對部分表述進一步規(guī)范化,對部分工程應用所需軟硬件知識進行更新,增加了一些實用性較強、與工程實踐相近的實例。
為了方便學生讀者更好地應用,在本版教材的修訂中,我們增加了多媒體電子課件、重要知識點或應用的微視頻以及典型習題詳解等數(shù)字資源,通過手機掃描二維碼或登錄abook網(wǎng)站讀者就可以對這些數(shù)字資源進行查閱,輔助學習。
本書第二版由何建新?lián)沃骶,曾祥萍擔任副主編,參加各章修訂和?shù)字資源制作的作者有曾祥萍、龔一光、黃金、宋婷、許誠昕、彭燁、鄧娜、李運洪等老師。其中,第一章、第十三章由曾祥萍負責,第二章、第五章、第十章由龔一光負責,第三章由黃金負責,第四章由宋婷負責,第六章由許誠昕負責,第七章、第九章由彭燁負責,第八章由鄧娜負責,第十一章、第十二章由李運洪負責,全書由何建新、曾祥萍負責策劃,全書的統(tǒng)稿、審校和數(shù)字資源的收集整理由曾祥萍完成。電子科技大學自動化工程學院的姜書艷教授擔任本書的主審工作,提出了許多有益的意見和建議,在此表示衷心感謝。
第1章 概述
1.1 數(shù)字邏輯電路的發(fā)展簡史
1.2 模擬與數(shù)字
1.2.1 模擬信號和數(shù)字信號
1.2.2 模擬電路和數(shù)字電路
1.2.3 數(shù)字系統(tǒng)
1.3 典型數(shù)字系統(tǒng)實例-8位模型
計算機
1.3.1 8位模型計算機系統(tǒng)功能
1.3.2 8位模型計算機各功能部件
簡介
本章小結(jié)
習題
第2章 數(shù)制和碼制
2.1 幾種常用的數(shù)制
2.1.1 數(shù)制
2.1.2 常見的四種數(shù)制
2.1.3 不同進制數(shù)的相互轉(zhuǎn)換
2.2 編碼
2.2.1 二一十進制碼
2.2.2 格雷碼
2.2.3 奇偶校驗碼
2.3 原碼、反碼和補碼
2.3.1 原碼
2.3.2 反碼
2.3.3 補碼
本章小結(jié)
習題
第3章 邏輯代數(shù)基礎
3.1 邏輯代數(shù)中的基本運算
3.1.1 三種基本運算
3.1.2 復合運算
3.2 邏輯代數(shù)的基本定律和常用
公式
3.2.1 邏輯代數(shù)的基本定律
3.2.2 邏輯代數(shù)的常用公式
3.3 邏輯函數(shù)
3.3.1 邏輯函數(shù)的定義
3.3.2 邏輯函數(shù)的約束條件
3.4 邏輯函數(shù)的表示
3.4.1 真值表
3.4.2 邏輯代數(shù)式
3.4.3 邏輯圖表示
3.4.4 卡諾圖表示
3.5 邏輯代數(shù)的三個規(guī)則
3.6 邏輯函數(shù)的化簡方法
3.6.1 化簡邏輯函數(shù)的意義
3.6.2 公式化簡法
3.6.3 卡諾圖化簡法
本章小結(jié)
習題
第4章 VHDL
4.1 VHDL概述
4.2 VHDL的基本結(jié)構(gòu)
4.2.1 VHDL程序的基本結(jié)構(gòu)與程序
設計舉例
4.2.2 實體
4.2.3 結(jié)構(gòu)體
4.2.4 庫、程序包及其他
4.3 VHDL要素
4.3.1 VHDL文字規(guī)則
4.3.2 VHDL數(shù)據(jù)對象
4.3.3 VHDL數(shù)據(jù)類型
4.3.4 VHDL操作符
4.4 VHDL基本語句
4.4.1 VHDL順序語句
4.4.2 VHDL并行語句
4.5 VHDL描述風格
4.5.1 行為描述
4.5.2 數(shù)據(jù)流描述
4.5.3 結(jié)構(gòu)描述
本章小結(jié)
習題
……
第5章 邏輯門電路
第6章 組合邏輯電路
第7章 集成觸發(fā)器
第8章 時序邏輯電路
第9章 脈沖產(chǎn)生與整形電路
第10章 半導體存儲器
第11章 數(shù)模和模數(shù)轉(zhuǎn)換器
第12章 可編程邏輯器件及其應用
第13章 數(shù)字系統(tǒng)設計基礎
參考文獻