數(shù)字電子技術(shù)(普通高等教育電工電子類(lèi)課程新形態(tài)教材)
定 價(jià):49 元
- 作者:覃愛(ài)娜 著,覃愛(ài)娜 編
- 出版時(shí)間:2021/11/1
- ISBN:9787522601618
- 出 版 社:中國(guó)水利水電出版社
- 中圖法分類(lèi):TM
- 頁(yè)碼:336
- 紙張:
- 版次:1
- 開(kāi)本:特16開(kāi)
本書(shū)為普通高等教育本科新形態(tài)教材,亦是國(guó)家精品在線(xiàn)開(kāi)放課程“數(shù)字電子技術(shù)”MOOC的配套教材,通過(guò)微信掃描書(shū)中二維碼可獲取多種學(xué)習(xí)資源。本書(shū)從邏輯電路的基礎(chǔ)出發(fā),重點(diǎn)介紹了中、小規(guī)模數(shù)字集成電路和大規(guī)模數(shù)字集成電路的結(jié)構(gòu)、原理、外特性及**數(shù)字電路EDA設(shè)計(jì)方法。本書(shū)共分為8章,內(nèi)容包括:數(shù)字邏輯基礎(chǔ)、邏輯門(mén)電路、組合邏輯電路、觸發(fā)器與脈沖波形電路、時(shí)序邏輯電路、半導(dǎo)體存儲(chǔ)器與微控制器、數(shù)模與模數(shù)轉(zhuǎn)換、可編程邏輯器件及編程技術(shù)。本書(shū)可作為高等學(xué)校電氣類(lèi)、自動(dòng)化類(lèi)、電子信息類(lèi)、計(jì)算機(jī)類(lèi)、機(jī)械類(lèi)等專(zhuān)業(yè)“數(shù)字電子技術(shù)”“數(shù)字電路”等課程的教材,也可作為從事電子技術(shù)工作的工程技術(shù)人員及廣大電子技術(shù)愛(ài)好者的參考書(shū)。
序
前言
第1章 數(shù)字邏輯基礎(chǔ)
1.1 數(shù)制和碼制
1.1.1 數(shù)制
1.1.2 碼制
1.2 邏輯變量和邏輯運(yùn)算
1.2.1 邏輯變量
1.2.2 基本邏輯運(yùn)算
1.2.3 復(fù)合邏輯運(yùn)算
1.3 邏輯代數(shù)的公式和定理
1.3.1 邏輯代數(shù)的基本公式和常用公式
1.3.2 邏輯代數(shù)的基本定理
1.4 邏輯函數(shù)及其表示方式
1.4.1 邏輯函數(shù)的表示法
1.4.2 邏輯函數(shù)的標(biāo)準(zhǔn)形式
1.5 邏輯函數(shù)的公式化簡(jiǎn)法
1.5.1 最簡(jiǎn)邏輯式的概念
1.5.2 邏輯函數(shù)的公式化簡(jiǎn)法
1.6 邏輯函數(shù)的卡諾圖化簡(jiǎn)
1.6.1 邏輯函數(shù)的卡諾圖表示法
1.6.2 用卡諾圖化簡(jiǎn)邏輯函數(shù)
1.7 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)及其化簡(jiǎn)
1.7.1 邏輯函數(shù)的無(wú)關(guān)項(xiàng)
1.7.2 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)的化簡(jiǎn)
1.8 邏輯函數(shù)的變換與實(shí)現(xiàn)
1.8.1 邏輯函數(shù)的表達(dá)形式
1.8.2 邏輯函數(shù)的變換
1.9 應(yīng)用實(shí)例:撥碼開(kāi)關(guān)
本章小結(jié)
習(xí)題1
第2章 邏輯門(mén)電路
2.1 數(shù)字電路的二值邏輯狀態(tài)表示
2.2 半導(dǎo)體器件的開(kāi)關(guān)特性
2.2.1 半導(dǎo)體二極管的開(kāi)關(guān)特性
2.2.2 半導(dǎo)體三極管的開(kāi)關(guān)特性
2.2.3 MOS管的開(kāi)關(guān)特性
2.3 分立元件門(mén)電路
2.3.1 二極管與門(mén)
2.3.2 二極管或門(mén)
2.3.3 晶體三極管非門(mén)
2.4 TTL集成門(mén)電路
2.4.1 TTL反相器
2.4.2 其他邏輯功能的TTL門(mén)電路
2.4.3 特殊邏輯功能的TTL門(mén)電路
2.5 CMOS集成門(mén)電路
2.5.1 CMOS反相器
2.5.2 其他邏輯功能的CMOS門(mén)電路
2.5.3 特殊邏輯功能的CMOS門(mén)電路
2.6 應(yīng)用實(shí)例:樓道燈控制電路
本章小結(jié)
習(xí)題2
第3章 組合邏輯電路
3.1 組合邏輯電路的特點(diǎn)
3.2 組合邏輯電路的分析
3.3 組合邏輯電路的設(shè)計(jì)
3.4 常用中規(guī)模組合邏輯電路及其應(yīng)用
3.4.1 編碼器
3.4.2 譯碼器
3.4.3 加法器
3.4.4 數(shù)值比較器
3.5 組合邏輯電路中的競(jìng)爭(zhēng)一冒險(xiǎn)
3.5.1 競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象及其成因
3.5.2 競(jìng)爭(zhēng)-冒險(xiǎn)的判斷方法
3.5.3 消除競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象的方法
3.6 應(yīng)用實(shí)例:總線(xiàn)串行數(shù)據(jù)傳輸系統(tǒng)
本章小結(jié)
習(xí)題3
第4章 觸發(fā)器與脈沖波形電路
4.1 概述
4.2 觸發(fā)器電路的結(jié)構(gòu)及動(dòng)作特點(diǎn)
4.2.1 基本RS觸發(fā)器
4.2.2 同步RS觸發(fā)器
4.2.3 主從觸發(fā)器
4.2.4 邊沿觸發(fā)器
4.3 觸發(fā)器的邏輯功能及描述方法
4.3.1 觸發(fā)器的邏輯功能及描述
4.3.2 觸發(fā)器的電路結(jié)構(gòu)與邏輯功能的關(guān)系
4.4 觸發(fā)器邏輯功能的轉(zhuǎn)換
4.5 脈沖波形的產(chǎn)生與整形
4.5.1 施密特觸發(fā)器
4.5.2 單穩(wěn)態(tài)觸發(fā)器
4.5.3 多諧振蕩器
4.6 555定時(shí)器及其應(yīng)用
4.6.1 555定時(shí)器的電路結(jié)構(gòu)與功能
4.6.2 555定時(shí)器構(gòu)成的施密特觸發(fā)器
4.6.3 555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
4.6.4 555定時(shí)器構(gòu)成的多諧振蕩器
4.7 應(yīng)用實(shí)例:數(shù)字搶答器
本章小結(jié)
習(xí)題4
第5章 時(shí)序邏輯電路
5.1 概述
5.2 同步時(shí)序邏輯電路的分析
5.2.1 同步時(shí)序邏輯電路分析的一般步驟
5.2.2 同步時(shí)序邏輯電路的分析舉例
5.3 同步時(shí)序邏輯電路的設(shè)計(jì)
5.3.1 同步時(shí)序邏輯電路設(shè)計(jì)的一般步驟
5.3.2 同步時(shí)序邏輯電路設(shè)計(jì)舉例
5.4.2 種常用時(shí)序邏輯電路及應(yīng)用
5.4.1 寄存器和移位寄存器
5.4.2 計(jì)數(shù)器
5.5 應(yīng)用實(shí)例:跳頻信號(hào)發(fā)生器
本章小結(jié)
習(xí)題5
第6章 半導(dǎo)體存儲(chǔ)器與微控制器
6.1 概述
6.1.1 存儲(chǔ)器的相關(guān)概念
6.1.2 存儲(chǔ)器的分類(lèi)
6.1.3 存儲(chǔ)器的主要技術(shù)指標(biāo)
6.2 只讀存儲(chǔ)器(ROM)
6.2.1 掩膜ROM
6.2.2 編程ROM
6.2.3 集成ROM簡(jiǎn)介
6.2.4 ROM的應(yīng)用
6.3 隨機(jī)存儲(chǔ)器RAM
6.3.1 靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)
6.3.2 動(dòng)態(tài)隨機(jī)存儲(chǔ)(DRAM)
6.4 存儲(chǔ)器的擴(kuò)展
6.4.1 存儲(chǔ)芯片的位擴(kuò)展
6.4.2 存儲(chǔ)芯片的字?jǐn)U展
6.5 微控制器
6.5.1 微控制器概述
6.5.2 微控制器分類(lèi)
6.5.3 微控制器基本結(jié)構(gòu)
6.5.4 微控制器工作過(guò)程
6.5.5 微控制器特點(diǎn)及應(yīng)用開(kāi)發(fā)
6.6 應(yīng)用實(shí)例:MCS-51單片機(jī)擴(kuò)展片外數(shù)據(jù)存儲(chǔ)器
本章小結(jié)
習(xí)題6
第7章 數(shù)模與模數(shù)轉(zhuǎn)換
7.1 數(shù)模與模數(shù)轉(zhuǎn)換的基本概念
7.2 D/A轉(zhuǎn)換器
7.2.1 D/A轉(zhuǎn)換器的轉(zhuǎn)換原理
7.2.2 典型的D/A轉(zhuǎn)換器
7.2.3 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)一
7.3 A/D轉(zhuǎn)換器
7.3.1 A/D轉(zhuǎn)換基本原理
7.3.2 典型的A/D轉(zhuǎn)換器
7.3.3 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)
7.4 應(yīng)用實(shí)例:多路數(shù)據(jù)采集系統(tǒng)
本章小結(jié)
習(xí)題7
第8章 可編程邏輯器件及編程技術(shù)
8.1 概述
8.1.1 可編程邏輯器件發(fā)展概況
8.1.2 可編程邏輯器件的分類(lèi)
8.1.3 PLD的表示方法
8.2 陣列型可編程邏輯器件
8.2.1 陣