Cadence印制電路板設(shè)計(jì):Allegro PCB Editor設(shè)計(jì)指南(第3版)
定 價(jià):150 元
- 作者:吳均
- 出版時(shí)間:2022/8/1
- ISBN:9787121441233
- 出 版 社:電子工業(yè)出版社
- 中圖法分類:TN410.2-62
- 頁(yè)碼:564
- 紙張:
- 版次:01
- 開本:16開
本書基于 Cadence Allegro PCB 最新的設(shè)計(jì)平臺(tái),通過(guò)設(shè)計(jì)行業(yè)相關(guān)專家的經(jīng)驗(yàn)分享、實(shí)例剖析,詳細(xì)介紹了整個(gè)印制電路設(shè)計(jì)的各個(gè)環(huán)節(jié),以期對(duì)提高整個(gè)行業(yè)的設(shè)計(jì)水平有所幫助。本書介紹了 Cadence Allegro PCB 平臺(tái)下對(duì)于 PCB 設(shè)計(jì)的所有工具,既介紹了基本的 PCB 設(shè)計(jì)工具,也介紹了新工具,如全局布線環(huán)境(GRE)等。此外,本書還介紹了 Cadence 新的設(shè)計(jì)方法,如任意角度布線和對(duì) Intel 的 Romely 平臺(tái)下 BGA 弧形布線的支持,以及埋阻、埋容技術(shù)。
吳均,深圳市一博科技股份有限公司副總經(jīng)理兼研發(fā)總監(jiān),20余年高速PCB設(shè)計(jì)與仿真經(jīng)驗(yàn),IPC中國(guó)設(shè)計(jì)師理事會(huì)副主席,擅長(zhǎng)IT通信設(shè)備的高速PCB設(shè)計(jì)與SI、PI仿真,曾在北京、上海、深圳、美國(guó)等地主講技術(shù)研討會(huì),收到業(yè)內(nèi)人士的廣泛贊譽(yù)。王輝,Cadence SPB&MSA平臺(tái)技術(shù)支持總監(jiān),負(fù)責(zé)Cadence公司封裝、PCB、及多物理場(chǎng)仿真工具的技術(shù)支持,擁有25年的EDA工具使用經(jīng)驗(yàn)。
目錄
第1章 PCB設(shè)計(jì)介紹 1
1.1 PCB設(shè)計(jì)的發(fā)展趨勢(shì) 1
1.1.1 PCB的歷史 1
1.1.2 PCB設(shè)計(jì)的發(fā)展方向 1
1.2 PCB設(shè)計(jì)流程簡(jiǎn)介 4
1.3 高級(jí)PCB工程師必備知識(shí) 5
1.4 基于Cadence平臺(tái)的PCB設(shè)計(jì) 5
第2章 Allegro SPB平臺(tái)簡(jiǎn)介 8
2.1 Cadence PCB設(shè)計(jì)解決方案 8
2.1.1 PCB Editor技術(shù) 9
2.1.2 高速設(shè)計(jì) 12
2.1.3 小型化 14
2.1.4 設(shè)計(jì)規(guī)劃與布線 14
2.1.5 模擬/射頻設(shè)計(jì) 16
2.1.6 團(tuán)隊(duì)協(xié)作設(shè)計(jì) 16
2.1.7 PCB Autorouter技術(shù) 17
2.2 Allegro SPB 軟件安裝 17
第3章 原理圖和PCB交互設(shè)計(jì) 20
3.1 OrCAD Capture平臺(tái)簡(jiǎn)介 20
3.2 OrCAD Capture平臺(tái)原理圖設(shè)計(jì)流程 23
3.2.1 OrCAD Capture設(shè)計(jì)環(huán)境 24
3.2.2 創(chuàng)建新項(xiàng)目 27
3.2.3 放置器件并連接 27
3.2.4 器件的命名和設(shè)計(jì)規(guī)則檢查 28
3.2.5 跨頁(yè)連接 33
3.2.6 網(wǎng)表和BOM 34
3.3 OrCAD Capture平臺(tái)原理圖設(shè)計(jì)規(guī)范 35
3.3.1 元器件、引腳、網(wǎng)絡(luò)命名規(guī)范 35
3.3.2 確定封裝 35
3.3.3 關(guān)于改板時(shí)的元器件命名問(wèn)題 36
3.3.4 原理圖的可讀性與布局 36
3.4 正標(biāo)與反標(biāo) 37
3.5 設(shè)計(jì)交互 41
第4章 PCB Editor設(shè)計(jì)環(huán)境和設(shè)置 43
4.1 Allegro SPB工作界面 43
4.1.1 工作界面與產(chǎn)品說(shuō)明 43
4.1.2 選項(xiàng)面板 46
4.2 Allegro SPB參數(shù)設(shè)置 48
4.3 Allegro SPB環(huán)境設(shè)置 51
第5章 封裝庫(kù)的管理和設(shè)計(jì)方法 61
5.1 PCB封裝庫(kù)簡(jiǎn)介 61
5.2 PCB封裝命名規(guī)則 67
5.3 PCB封裝創(chuàng)建方法實(shí)例 68
5.3.1 創(chuàng)建焊盤庫(kù) 70
5.3.2 用Pad Designer 制作焊盤 70
5.3.3 手工創(chuàng)建PCB封裝 77
5.3.4 自動(dòng)創(chuàng)建PCB封裝 83
5.3.5 封裝實(shí)例及高級(jí)技巧 86
5.4 PCB封裝庫(kù)管理 91
第6章 PCB設(shè)計(jì)前處理 93
6.1 PCB設(shè)計(jì)前處理概述 93
6.2 網(wǎng)表調(diào)入 93
6.2.1 封裝庫(kù)路徑的指定 94
6.2.2 Allegro Design Authoring/ Capture CIS網(wǎng)表調(diào)入 94
6.2.3 第三方網(wǎng)表 97
6.3 建立板框 98
6.3.1 手動(dòng)繪制板框 98
6.3.2 導(dǎo)入DXF格式的板框 102
6.4 添加禁布區(qū) 103
6.5 MCAD-ECAD 協(xié)同設(shè)計(jì) 105
6.5.1 第一次導(dǎo)入基準(zhǔn)的機(jī)械結(jié)構(gòu)圖 106
6.5.2 設(shè)計(jì)過(guò)程中的機(jī)械結(jié)構(gòu)修改 108
6.5.3 設(shè)計(jì)結(jié)束后建立新的基準(zhǔn) 112
第7章 約束管理器 113
7.1 約束管理器介紹 113
7.2 物理約束與間距約束 118
7.2.1 物理約束和間距約束介紹 118
7.2.2 Net Group和Net Class 119
7.2.3 建立Net Class 119
7.2.4 為Class添加對(duì)象 120
7.2.5 設(shè)置物理約束的Default規(guī)則 121
7.2.6 建立擴(kuò)展物理約束 123
7.2.7 為Net Class添加物理約束 124
7.2.8 設(shè)置間距約束的Default規(guī)則 125
7.2.9 建立擴(kuò)展間距約束 125
7.2.10 為Net Class添加間距約束 126
7.2.11 建立Net Class-Class間距規(guī)則 127
7.2.12 層間約束 127
7.2.13 相同網(wǎng)絡(luò)間距約束 128
7.2.14 區(qū)域約束 128
7.2.15 Net屬性 130
7.2.16 Components屬性和Pin屬性 132
7.2.17 DRC工作表 132
7.2.18 設(shè)計(jì)約束 133
7.3 實(shí)例:設(shè)置物理約束和間距約束 135
7.3.1 物理約束設(shè)置 136
7.3.2 間距約束設(shè)置 138
7.4 電氣約束 139
7.4.1 電氣約束介紹 139
7.4.2 Wiring工作表 140
7.4.3 Impedance工作表 144
7.4.4 Min/Max Propagation Delays工作表 145
7.4.5 Relative Propagation Delay工作表 147
7.4.6 Total Etch Length工作表 149
7.4.7 Differential Pair工作表 150
7.4.8 Vias工作表和Return Path工作表 154
7.5 實(shí)例:建立差分線對(duì) 154
第8章 PCB布局 159
8.1 PCB布局要求 159
8.2 PCB布局思路 162
8.2.1 接口元器件,結(jié)構(gòu)定位 162
8.2.2 主要芯片布局 163
8.2.3 電源模塊布局 165
8.2.4 細(xì)化布局 166
8.2.5 布線通道、電源通道評(píng)估 166
8.2.6 EMC、SI、散熱設(shè)計(jì) 170
8.3 布局常用指令 173
8.3.1 擺放元器件 173
8.3.2 按照Room放置元器件 175
8.3.3 按照Capture CIS原理圖頁(yè)面放置元器件 178
8.3.4 布局準(zhǔn)備 180
8.3.5 手動(dòng)布局 183
8.4 其他布局功能 187
8.4.1 導(dǎo)出元器件庫(kù) 187
8.4.2 更新元器件 187
8.4.3 過(guò)孔陣列 189
8.4.4 布局復(fù)用 190
第9章 層疊設(shè)計(jì)與阻抗控制 193
9.1 層疊設(shè)計(jì)的基本原則 193
9.1.1 PCB層的構(gòu)成 193
9.1.2 合理的PCB層數(shù)選擇 194
9.1.3 層疊設(shè)計(jì)的常見(jiàn)問(wèn)題 194
9.1.4 層疊設(shè)計(jì)的基本原則 196
9.2 層疊設(shè)計(jì)的經(jīng)典案例 196
9.2.1 四層板的層疊設(shè)計(jì)方案 196
9.2.2 六層板的層疊設(shè)計(jì)方案 197
9.2.3 八層板的層疊設(shè)計(jì)方案 197
9.2.4 十層板的層疊設(shè)計(jì)方案 198
9.2.5 十二層板的層疊設(shè)計(jì)方案 199
9.2.6 十四層及以上單板的層疊設(shè)計(jì)方案 200
9.3 阻抗控制 200
9.3.1 阻抗計(jì)算需要的參數(shù) 200
9.3.2 利用Allegro軟件進(jìn)行阻抗計(jì)算 203
第10章 電源地處理 207
10.1 電源地處理的基本原則 207
10.1.1 載流能力 208
10.1.2 電源通路和濾波 209
10.1.3 直流壓降 210
10.1.4 參考平面 211
10.1.5 其他要求 211
10.2 電源地平面分割 212
10.3 電源地正片銅皮處理 215
10.4 電源地處理的其他注意事項(xiàng) 220
10.4.1 前期Fanout 220
10.4.2 散熱問(wèn)題 222
10.4.3 接地方式 224
10.4.4 開關(guān)電源反饋線設(shè)計(jì) 226
第11章 PCB布線的基本原則與操作 230
11.1 布線概述及原則 230
11.1.1 布線中的DFM要求 230
11.1.2 布線中的電氣特性要求 234
11.1.3 布線中的散熱 235
11.1.4 布線其他總結(jié) 235
11.2 布線 235
11.2.1 約束設(shè)置 235
11.2.2 Fanout 236
11.2.3 布線規(guī)劃 239
11.3 手動(dòng)布線 241
11.3.1 添加走線 241
11.3.2 布線編輯命令 248
11.3.3 時(shí)序等長(zhǎng)控制 252
11.4 各類信號(hào)線布線注意事項(xiàng)及布線技巧 256
第12章 全局布線環(huán)境 262
12.1 GRE功能簡(jiǎn)介 262
12.1.1 新一代的PCB布局布線工具 262
12.1.2 自動(dòng)布線的挑戰(zhàn) 263
12.1.3 使用GRE進(jìn)行布局規(guī)劃的優(yōu)點(diǎn) 264
12.2 GRE高級(jí)布局布線規(guī)劃 266
12.2.1 GRE參數(shù)設(shè)置 266
12.2.2 處理Bundle 268
12.2.3 規(guī)劃Flow 272
12.2.4 規(guī)劃驗(yàn)證 274
12.3 高級(jí)布局布線規(guī)劃流程 278
12.4 高級(jí)布局布線規(guī)劃實(shí)例 280
12.5 自動(dòng)互連技術(shù)Auto-I.XX 285
12.5.1 Flow的快速創(chuàng)建及連接 285
12.5.2 自動(dòng)Breakout的應(yīng)用 288
第13章 PCB測(cè)試 293
13.1 測(cè)試方法介紹 293
13.2 加測(cè)試點(diǎn)的要求 295
13.3 加入測(cè)試點(diǎn) 295
13.4 測(cè)試點(diǎn)的生成步驟 302
第14章 后處理和光繪文件輸出 304
14.1 DFX概述 304
14.1.1 可制造性(DFM)要求 305
14.1.2 可裝配性要求 306
14.1.3 可測(cè)試性要求 306
14.2 絲印 306
14.2.1 絲印調(diào)整 306
14.2.2 絲印設(shè)計(jì)常規(guī)要求 308
14.3 絲印重命名及反標(biāo)注 308
14.3.1 器件編號(hào)重命名 309
14.3.2 反標(biāo) 311
14.4 工程標(biāo)注 311
14.4.1 尺寸標(biāo)注 312
14.4.2 技術(shù)說(shuō)明文檔資料(Drill 層相關(guān)生產(chǎn)需求說(shuō)明) 317
14.5 輸出光繪前的檢查流程 320
14.5.1 基于Check List的檢查 320
14.5.2 Display Status 檢查 320
14.5.3 報(bào)表檢查 321
14.6 光繪輸出 324
14.6.1 鉆孔文件 325
14.6.2 CAM輸出 330
14.7 其他 335
14.7.1 valor檢查所需的文件 335
14.7.2 3D視圖 336
14.7.3 打印PDF 337
第15章 PCB設(shè)計(jì)的高級(jí)技巧 344
15.1 Skill二次開發(fā) 344
15.2 設(shè)計(jì)數(shù)據(jù)的導(dǎo)入/導(dǎo)出 347
15.3 無(wú)盤設(shè)計(jì) 351
15.4 背鉆設(shè)計(jì) 353
15.5 可裝配性設(shè)計(jì) 358
15.6 走線跨分割檢查 361
15.7 Extracta 362
15.8 優(yōu)化 364
15.9 DataTips 367
15.10 3D Canvas 368
15.11 任意角度走線 370
15.12 超級(jí)蛇形線 372
15.13 Ravel語(yǔ)言 373
15.14 差分線對(duì)的返回路徑的過(guò)孔 374
15.15 Shape編輯應(yīng)用模式 376
15.16 Time Vision –High Speed Product Option 377
第16章 高速PCB設(shè)計(jì) 379
16.1 高速PCB設(shè)計(jì)理論 379
16.1.1 高速PCB設(shè)計(jì)的定義 379
16.1.2 高速PCB設(shè)計(jì)的基本理論 381
16.1.3 高速PCB設(shè)計(jì)的基本原則 388
16.2 信號(hào)完整性仿真 389
16.2.1 普通信號(hào)完整性問(wèn)題 389
16.2.2 時(shí)序問(wèn)題 390
16.2.3 GHz以上串行信號(hào)問(wèn)題 393
16.3 電源完整性仿真設(shè)計(jì) 394
16.3.1 直流電源問(wèn)題 394
16.3.2 交流電源問(wèn)題 395
16.4 板級(jí)EMC設(shè)計(jì) 398
16.4.1 板級(jí)EMC設(shè)計(jì)的關(guān)注點(diǎn) 398
16.4.2 Cadence的EMC設(shè)計(jì)規(guī)則 401
第17章 DDR3的PCB設(shè)計(jì)實(shí)例 403
17.1 DDR3介紹 403
17.1.1 Fly-by設(shè)計(jì) 406
17.1.2 動(dòng)態(tài)ODT 407
17.1.3 其他更新 408
17.2 DDR3 PCB 設(shè)計(jì)規(guī)則 408
17.2.1 時(shí)序規(guī)則 409
17.2.2 電源設(shè)計(jì)要求及層疊、阻抗方案 411
17.2.3 物理約束和間距約束規(guī)則 412
17.2.4 電氣規(guī)則 425
17.3 DDR3布局 432
17.3.1 放置關(guān)鍵元器件 432
17.3.2 模塊布局 433
17.4 布線 437
17.4.1 電源處理 437
17.4.2 扇出 440
17.4.3 DDR3布線 441
17.5 信號(hào)完整性和電源完整性仿真設(shè)計(jì) 445
17.5.1 信號(hào)完整性仿真 445
17.5.2 仿真結(jié)果展示 453
17.5.3 電源完整性仿真 458
第18章 小型化設(shè)計(jì) 463
18.1 小型化設(shè)計(jì)的工藝流程 463
18.1.1 HDI技術(shù) 463
18.1.2 埋入零件 469
18.2 實(shí)例:盲、埋孔設(shè)計(jì) 469
18.3 盲、埋孔設(shè)計(jì)的其他設(shè)置 473
18.4 埋入式零件設(shè)計(jì)的基本參數(shù)設(shè)置 476
18.4.1 實(shí)例:埋入零件 479
18.4.2 埋入式零件生產(chǎn)數(shù)據(jù)輸出 482
第19章 射頻設(shè)計(jì) 486
19.1 RF PCB設(shè)計(jì)背景 486
19.2 RF PCB設(shè)計(jì)的特點(diǎn) 488
19.3 RF PCB設(shè)計(jì)流程 488
19.4 模擬/RF電路設(shè)計(jì)常用的命令 495
第20章 團(tuán)隊(duì)協(xié)作平臺(tái)——Symphony 513
20.1 協(xié)作意識(shí) 513
20.2 多人在線并行設(shè)計(jì)概述 514
20.3 硬件、系統(tǒng)與License要求 515
20.4 多人在線并行設(shè)計(jì)的兩種工作模式 516
20.5 常規(guī)客戶端工作模式 517
20.6 網(wǎng)絡(luò)服務(wù)器工作模式 523
20.7 以無(wú)圖形界面模式啟動(dòng)Symphony服務(wù)器 524
20.8 Symphony服務(wù)管理器 525
20.9 Allegro與Symphony服務(wù)器應(yīng)用程序之間的交互 526
20.9.1 暫停模式 527
20.9.2 約束編輯模式 530
20.10 二次開發(fā)支持 531
附錄A 幫助文件使用說(shuō)明 533
參考資料 545
后 記 546