電子技術(shù)基礎(chǔ)(數(shù)字部分)(第6版)學(xué)習(xí)輔導(dǎo)與習(xí)題解答
定 價(jià):32.8 元
- 作者:羅杰,秦臻主編
- 出版時(shí)間:2013/12/1
- ISBN:9787040386202
- 出 版 社:高等教育出版社
- 中圖法分類:TN01
- 頁(yè)碼:323
- 紙張:膠版紙
- 版次:6
- 開本:16K
《電子技術(shù)基礎(chǔ)(數(shù)字部分)(第6版)學(xué)習(xí)輔導(dǎo)與習(xí)題解答》旨在幫助讀者了解本課程特點(diǎn),掌握本課程的基本要求和重點(diǎn),在學(xué)習(xí)方法及解題方法等方面給予指導(dǎo)。《電子技術(shù)基礎(chǔ)(數(shù)字部分)(第6版)學(xué)習(xí)輔導(dǎo)與習(xí)題解答》內(nèi)容包括:課程的特點(diǎn)及學(xué)習(xí)方法;各章內(nèi)容提要及重點(diǎn),典型例題解析和教材各章習(xí)題解答。希望《電子技術(shù)基礎(chǔ)(數(shù)字部分)(第6版)學(xué)習(xí)輔導(dǎo)與習(xí)題解答》有助于數(shù)字電子技術(shù)基礎(chǔ)課程的教師進(jìn)行教學(xué)研究以提高教學(xué)質(zhì)量,也有利于有關(guān)工程技術(shù)人員及各類自學(xué)人員學(xué)習(xí)。
《電子技術(shù)基礎(chǔ)(數(shù)字部分)(第6版)學(xué)習(xí)輔導(dǎo)與習(xí)題解答》可供本、專科電子信息類、電氣類、自動(dòng)化類、儀器類專業(yè)的教師和學(xué)生使用,也可作為準(zhǔn)備碩士研究生入學(xué)考試或從事電子技術(shù)的教學(xué)人員參考。
羅杰、秦臻主編的《電子技術(shù)基礎(chǔ)(數(shù)字部分第6版學(xué)習(xí)輔導(dǎo)與習(xí)題解答)》是為配合“十二五”普通高等教育本科國(guó)家級(jí)規(guī)劃教材、華中科技大學(xué)電子技術(shù)課程組編、康華光主編、秦臻和張林副主編的《電子技術(shù)基礎(chǔ) 數(shù)字部分 第六版》而編寫的學(xué)習(xí)輔導(dǎo)與習(xí)題解答。緒論部分介紹了數(shù)字電子技術(shù)基礎(chǔ)課程特點(diǎn)及學(xué)習(xí)方法(含附錄“數(shù)字電子技術(shù)基礎(chǔ)”課程教學(xué)基本要求)。隨后內(nèi)容按照主教材的章節(jié)安排,每章內(nèi)容包括:一、內(nèi)容提要及重點(diǎn);二、典型例題解析;三、習(xí)題全解。希望本書的出版有助于電子技術(shù)基礎(chǔ)課程的教師進(jìn)行教學(xué),開展教學(xué)研究和提高教學(xué)質(zhì)量,也有利于相關(guān)學(xué)生和工程技術(shù)人員及各類自學(xué)人員學(xué)習(xí)。
0緒論
數(shù)字電子技術(shù)基礎(chǔ)課程特點(diǎn)及學(xué)習(xí)方法
0.1 課程特點(diǎn)
0.2 學(xué)習(xí)方法
附錄:“數(shù)字電子技術(shù)基礎(chǔ)”課程教學(xué)基本要求
1 數(shù)字邏輯概論
一、內(nèi)容提要及重點(diǎn)
二、典型例題解析
三、習(xí)題全解
1.1 數(shù)字信號(hào)與數(shù)字電路
1.2 數(shù)制
1.3 二進(jìn)制的算術(shù)運(yùn)算
1.4 二進(jìn)制代碼
1.5 二值邏輯變量與基本邏輯運(yùn)算
1.6 邏輯函數(shù)及其表示方法
2 邏輯代數(shù)與硬件描述語(yǔ)言基礎(chǔ)
一、內(nèi)容提要及重點(diǎn)
二、典型例題解析
三、習(xí)題全解
2.1 邏輯代數(shù)的基本定律和規(guī)則
2.2 邏輯函數(shù)表達(dá)式的形式
2.3 邏輯函數(shù)的代數(shù)化簡(jiǎn)法
2.4 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
2.5 硬件描述語(yǔ)言Verilog HDL基礎(chǔ)
3 邏輯門電路
一、內(nèi)容提要及重點(diǎn)
二、典型例題解析
三、習(xí)題全解
3.1 邏輯門電路簡(jiǎn)介
3.2 基本CMOS邏輯門電路
3.3 CMOS邏輯門電路的不同輸出結(jié)構(gòu)及參數(shù)
3.4 類NMOS和BiCMOS邏輯門電路
3.5 TTL邏輯門電路
3.6 ECL邏輯門電路
3.7 邏輯描述中的幾個(gè)問題
3.8 邏輯門電路使用中的幾個(gè)實(shí)際問題
3.9 用Verilog HDL描述CMOS門電路
4 組合邏輯電路
一、內(nèi)容提要及重點(diǎn)
二、典型例題解析
三、習(xí)題全解
4.1 組合邏輯電路的分析
4.2 組合邏輯電路的設(shè)計(jì)
4.3 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)
4.4 若干典型的組合邏輯集成電路
4.5 組合可編程邏輯器件
4.6 用Verilog HDL描述組合邏輯電路
5 鎖存器和觸發(fā)器
一、內(nèi)容提要及重點(diǎn)
二、典型例題解析
三、習(xí)題全解
5.2 SR鎖存器
5.3 D鎖存器
5.4 觸發(fā)器的電路結(jié)構(gòu)和工作原理
5.5 觸發(fā)器的邏輯功能
5.6 用Verilog HDL描述鎖存器和觸發(fā)器
6 時(shí)序邏輯電路
一、內(nèi)容提要及重點(diǎn)
二、典型例題解析
三、習(xí)題全解
6.1 時(shí)序邏輯電路的基本概念
6.2 同步時(shí)序邏輯電路的分析
6.3 同步時(shí)序邏輯電路的設(shè)計(jì)
6.4 異步時(shí)序邏輯電路的分析
6.5 若干典型的時(shí)序邏輯電路
6.6 簡(jiǎn)單的時(shí)序可編程邏輯器件CAL
6.7 用Verilog HDL描述時(shí)序邏輯電路
7 半導(dǎo)體存儲(chǔ)器
一、內(nèi)容提要及重點(diǎn)
二、典型例題解析
三、習(xí)題全解
7.1 只讀存儲(chǔ)器
7.2 隨機(jī)存取存儲(chǔ)器
……
8 CPLD和FPGA
9 脈沖波形的變換與產(chǎn)生
10 數(shù)模與模數(shù)轉(zhuǎn)換器
11 數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ)