EDA技術(shù)基礎(chǔ)教程(Verilog HDL版)(普通高等教育電子信息類專業(yè)系列教材)
定 價(jià):49 元
- 作者:張俊濤,陳曉莉 著
- 出版時(shí)間:2020/11/1
- ISBN:9787569317268
- 出 版 社:西安交通大學(xué)出版社
- 中圖法分類:TN702.2
- 頁(yè)碼:
- 紙張:膠版紙
- 版次:
- 開(kāi)本:16開(kāi)
教材共八章。第1-3章為基礎(chǔ)篇,首先介紹EDA的基本概念和實(shí)現(xiàn)要素,然后重點(diǎn)講述Verilog HDL硬件描述語(yǔ)言以及在Quartus II開(kāi)發(fā)環(huán)境下進(jìn)行EDA設(shè)計(jì)的基本流程、仿真方法和測(cè)試方法。第4-6章為應(yīng)用篇,講述常用數(shù)字功能電路的邏輯描述,Quartus II中宏功能模塊的應(yīng)用以及Verilog HDL中的狀態(tài)機(jī)描述方法,并通過(guò)多個(gè)典型的設(shè)計(jì)實(shí)踐項(xiàng)目加深應(yīng)用。第7-8章為提高篇,講述HDL代碼的編寫規(guī)范、FPGA的設(shè)計(jì)原則、綜合與優(yōu)化設(shè)計(jì)問(wèn)題以及Verilog HDL中的數(shù)值運(yùn)算,*后講述可編程片上系統(tǒng)軟硬件設(shè)計(jì)的流程和方法,以適應(yīng)電子競(jìng)賽、以及嵌入式系統(tǒng)設(shè)計(jì)之需要!禘DA技術(shù)基礎(chǔ)教程(Verilog HDL版)》適用于高等學(xué)校EDA課程教材,電子技術(shù)課程設(shè)計(jì)以及電子設(shè)計(jì)競(jìng)賽賽前培訓(xùn)資料,也可以作為自學(xué)EDA技術(shù)的參考書。
第1章 EDA技術(shù)簡(jiǎn)介
1.1 為什么需要學(xué)習(xí)EDA技術(shù)
1.2 應(yīng)用EDA技術(shù)的三個(gè)要素
1.2.1 可編程邏輯器件
1.2.2 硬件描述語(yǔ)言
1.2.3 EDA軟件
1.3 EDA技術(shù)的應(yīng)用領(lǐng)域
1.4 電子系統(tǒng)的設(shè)計(jì)方法
1.5 EDA網(wǎng)絡(luò)學(xué)習(xí)資源
思考與練習(xí)
第2章 Verilog HDL基礎(chǔ)
2.1 初識(shí)Verilog HDL
2.2 Verilog基本元素
2.2.1 取值集合
2.2.2 常量表示
2.2.3 標(biāo)識(shí)符與關(guān)鍵詞
2.3 數(shù)據(jù)類型
2.3.1 線網(wǎng)類型
2.3.2 變量類型
2.3.3 存儲(chǔ)器
2.3.4 標(biāo)量與矢量
2.4 運(yùn)算符與操作符
2.4.1 算術(shù)運(yùn)算符
2.4.2 邏輯運(yùn)算符
2.4.3 位操作符
2.4.4 關(guān)系運(yùn)算符
2.4.5 等式運(yùn)算符
2.4.6 條件操作符
2.4.7 移位操作符
2.4.8 縮位運(yùn)算符
2.4.9 拼接操作符
2.5 模塊功能的描述方法
2.5.1 行為描述
2.5.2 數(shù)據(jù)流描述
2.5.3 結(jié)構(gòu)描述
2.5.4 混合描述方法
2.5.5 用戶自定義原語(yǔ)
2.6 層次化設(shè)計(jì)方法
2.7 函數(shù)與任務(wù)
2.7.1 函數(shù)
2.7.2 任務(wù)
2.8 編寫testbench
2.8.1 $display和Swrite任務(wù)
2.8.2 $monitor任務(wù)
2.8.3 $time函數(shù)和$timeformat任務(wù)
2.8.4 $fmish和$stop任務(wù)
2.8.5 testbench應(yīng)用示例
思考與練習(xí)
第3章 Quartus II的應(yīng)用
3.1 基本設(shè)計(jì)流程
……